Atención

Búsqueda avanzada
Buscar en:   Desde:
 
Adaptación del núcleo IP de un procesador MC6805 para operar en un ambiente multiprocesador y multitarea
Jaquenod, Guillermo Adolfo, Villagarcía, Horacio, Bría, Oscar y De Giusti, Marisa Raquel.
VII Congreso Argentino en Ciencias de la Computación, n el área de Sistemas Operativos. Red de Universidades con Carreras de Informática (RedUNCI), Santa Cruz, 2001.
  ARK: https://n2t.net/ark:/13683/ptyc/esP
Resumen
La disponibilidad de dispositivos de Lógica Programable de alta densidad de integración permite buscar soluciones integradas en un dispositivo SOPC (System On a Programmable Chip). Un tema de creciente interés son los procesadores empotrados, siendo usual un único procesador y un sistema operativo con capacidad de multitarea. Sin embargo, debe considerarse como alternativa insertar varios procesadores, no necesariamente idénticos, que pueden a su vez atender varias tareas. En un SOPC, como diferencia fundamental con los casos tradicionales de multiprocesamiento y multitarea, las tareas a realizar son conocidas antes de comenzar el diseño, por lo tanto hardware como software se pueden configurar a medida de la aplicación, combinando la velocidad propia del primero, con la versatilidad del segundo. Este artículo describe las modificaciones de hardware realizadas al núcleo IP (Intellectual Property) de un procesador, de modo de permitir la inclusión de un administrador de tareas por hardware y de canales de comunicación interprocesadores.
Texto completo
Dirección externa:
Creative Commons
Esta obra está bajo una licencia de Creative Commons.
Para ver una copia de esta licencia, visite https://creativecommons.org/licenses/by-nc-nd/4.0/deed.es.